经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Memory SD / eMMC主机控制器IP

SD / eMMC主机控制器IP

概述和功能介绍

这个主机IP针对组合SD eMMC功能设计.

SD功能:安全数字(SD)卡,支持SD5.1及以后的规格,(A1,视频速度等级性能)。这个IP能够SD或SPI模式下使用。为了安全地存储和传输数据,控制器同时提供数据写入保护和密码保护。多重轨道(x1 bit, x4 bit)总线宽度提高主机设计的灵活性以及得到更高的数据传输带宽.

 

功能描述
  • SD IP功能:

  • 支持SD系统5.1规范

  • 支持应用程序性能类1。

  • 向后兼容SD2.0主机

  • 支持SD SPI模式

  • 总线速度模式(使用4条并行数据线)

  • 默认速度模式: 3.3V信号,频率高达25 MHz,最高为12.5MB/秒

  • 高速模式: 3.3V信号,频率高达50 MHz,高达25MB/秒

  • SDR12 - SDR:25MHz 1.8V信号

  • SDR25 - SDR:50MHz 1.8V信号

  • SDR50: 1.8V信号,频率高达100 MHz,高达50MB/秒

  • SDR104: 1.8V信号,频率高达208 MHz,高达104MB/秒

  • DDR50: 1.8V信号,频率最高可达50 MHz,时钟频率最高可达50MB/秒

  • 开关功能指令支持总线速度模式、指令系统、驱动强度并且能够在未来升级适应新的功能模式

  • 板卡的密码保护(CMD42 - LOCK_UNLOCK)

  • 内置写入保护功能(永久功能和临时功能)

  • 支持块读和块写[类2和类4]

  • 擦除支持[类5]

  • 支持写保护

  • 支持锁定卡

  • 支持SD卡的CPRM(可录制媒体的内容保护)

  • eMMC IP功能:

  • 支持eMMC规范版本4.4、4.41、4.5、5.0、5.01和5.1

  • 十一线总线(时钟、1位命令、8位数据总线和数据频闪器)和硬件重置:

  • 0-200MHz时钟频率

  • 数据总线宽度有三种模式:1位(默认)、4位和8位

  • 支持(备用)引导操作模式,以提供一个简单的引导顺序

  • 支持睡眠/清醒(CMD5)

  • 主机已启动了显式休眠模式以进行节能操作

  • 支持块读写,支持类2和类4

  • 支持擦除[类5]

  • 支持写保护

  • 支持锁卡

  • 支持在52MHz 1.8V或3.8VI/O时的高速双数据速率传输eMMC

  • 支持HS200单日期速率传输eMMC @ 200MHz 1.8V I/O

交付件

  • 用户手册

  • 行为模型和受保护的RTL代码

  • Synopsys库(LIB)

  • 测试模式和测试文档

优势

  • 可兼容SD/eMMC的所有模式

  • IP通过硅验证

  • 已实现量产在多个芯片组中生产