经过生产验证的,复杂的半导体IP核

半导体电路设计IP及配套交付件


T2M Ethernet GBE (10/100/1000BASE -T ) 28HPCP工艺的PHY IP

GBE (10/100/1000BASE -T ) 28HPCP工艺的PHY IP

概述和功能介绍

GPHY是一个高度集成的单芯片,适用于千兆位10/100/1000以太网应用。这个IP具有单端口、兼容IEEE 802.3u/ab规范规定的功能以及高功率的千兆以太网物理层收发器。这个IP可以在10BASE-Te、100BASE-TX和1000BASE-T模式下运行。这个GPHY使用RGMII或GMII来连接到媒体访问控制层(MAC)。它可以支持10BASE-Te以太网的UTP5/UTP3电缆或100BASE-TX快速以太网和1000BASE-T千兆以太网的非屏蔽双绞线五类电缆(UTP5)。它包括物理编码子层(PCS)、物理介质附着层(PMA)和双绞线物理介质依赖子层(TP-PMD,仅100BASE-TX),以及IEEE 802.3ab和100BASE-TX分别描述的1000BASE-T的所有物理层功能。此外,这个GPHY有一个强大的自动协商功能,自动选择媒体速度/双工,以及协议选择

 

功能描述
  • 符合IEEE 802.3-2008,IEEE 802.3az标准规范
  • 支持IEEE 1588-2008规范所规定的功能
  • 支持BroadR-Reach™
  • 双端口MAC接口:
  • GMII (10/100/1000BASE-T)
  • MII (10/100BASE-T).
  • 自动协商支持
  • 自动检测和校正对交换(Auto-MDIX)、对偏斜和对极性
  • 6种不同的操作模式:
  • 1000BASE-T全双工和半双工
  • 100BASE-TX全双工和半双工
  • 10BASE-T全双工和半双工
  • 管理界面
  • 基线漂移补偿
  • 片上发射波形
  • 片上混合电路
  • 10KB大型框架
  • 内部、外部和远程回路返回
  • 默认操作的硬件配置
  • 断电模式,中断支持
  • IEEE 1500支持SoC测试集成
  • LED指示:链接模式、状态、速度、活动和碰撞
  • 在TSMC 28nm HPC+工艺上通过硅验证

交付件

  • 详细技术手册
  • 用于仿真的Verilog行为级模型
  • 用于综合、STA和等效检查的lib库文件
  • 用于DFT的CTL/CTLDB
  • 用于ATPG的SPF(标准测试接口语言(STIL)程序文件)
  • 用于APR的LEF
  • 用于LVS连接的CDL